

#### KIT-Fakultät für Informatik

Prof. Dr.-Ing. Uwe D. Hanebeck, Prof. Dr.-Ing. Jörg Henkel

# Musterlösungen zur Klausur

Digitaltechnik und Entwurfsverfahren (TI-1)

und

Rechnerorganisation (TI-2)

am 18. August 2021, 09:00 - 11:00 Uhr

| Name: | Vorname: | Matrikelnummer: |  |
|-------|----------|-----------------|--|
| Bond  | James    | 007             |  |

| Digitaltechnik und Ent          | wurfsverfahren (TI | -1)               |
|---------------------------------|--------------------|-------------------|
| Aufgabe 1                       |                    | 10 von 10 Punkten |
| Aufgabe 2                       |                    | 10 von 10 Punkten |
| Aufgabe 3                       |                    | 8 von 8 Punkten   |
| Aufgabe 4                       |                    | 9 von 9 Punkten   |
| Aufgabe 5                       |                    | 8 von 8 Punkten   |
| Rechnerorganisation (Sulfgabe 6 | ΓΙ-2)              | 7 von 7 Punkten   |
| Aufgabe 6                       |                    | 7 von 7 Punkten   |
| Aufgabe 7                       |                    | 10 von 10 Punkten |
| Aufgabe 8                       |                    | 13 von 13 Punkten |
| Aufgabe 9                       |                    | 7 von 7 Punkten   |
| Aufgabe 10                      |                    | 8 von 8 Punkten   |
| Gesamtpunktzahl:                |                    | 90 von 90 Punkten |
|                                 | Note:              | 1,0               |

#### Aufgabe 1 Schaltfunktionen

(10 Punkte)

1. Konjunktive Normalform (KNF):

2 P.

$$f(d, c, b, a) = (d \lor c \lor \overline{b} \lor a) \land (d \lor \overline{c} \lor b \lor a) \land (d \lor \overline{c} \lor \overline{b} \lor a) \land (\overline{d} \lor c \lor b \lor a) \land (\overline{d} \lor c \lor b \lor \overline{a}) \land (\overline{d} \lor \overline{c} \lor b \lor a) \land (\overline{d} \lor \overline{c} \lor \overline{b} \lor \overline{a})$$

2. 4 P.



Primimplikanten:

$$A: \overline{dcb}$$
  $B: \overline{da}$   $C: \underline{cba}$ 

$$D: \ \overline{c}ba$$
  $E: \ \underline{db}\overline{a}$   $F: \ d\overline{c}b$ 

3. Disjunktive Minimalform von f(d, c, b, a):

f(d,c,b,a): 2 P.

$$\begin{array}{rcl} f(d,c,b,a) & = & A \vee B \vee C \vee E \vee D \\ & ( & = & \overline{d}\overline{c}\overline{b} \vee \overline{d}a \vee c\overline{b}a \vee db\overline{a} \vee \overline{c}ba \,) \end{array}$$

oder:

$$\begin{array}{rcl} f(d,c,b,a) & = & A \vee B \vee C \vee E \vee F \\ & ( & = & \overline{d}\overline{c}\overline{b} \vee \overline{d}a \vee c\overline{b}a \vee db\overline{a} \vee d\overline{c}b \,) \end{array}$$

4. Zweistufige disjunktive Form von g(c, b, a):

$$g(c,b,a) = \overline{c}b\overline{a} \vee \overline{c}ba \vee (cba \wedge cb\overline{a})$$

$$= \overline{c}b\overline{a} \vee \overline{c}ba \vee cba\overline{a}$$

$$= \overline{c}b\overline{a} \vee \overline{c}ba$$

$$= \overline{c}b$$

## Aufgabe 2 CMOS-Technologie

(10 Punkte)

1. Umgeformte Schaltfunktion und Transistor-Schaltbild:

$$y = k(c, b, a) = (a \lor \overline{b}) \land \overline{c}$$

$$= \overline{(a \lor \overline{b}) \land \overline{c}}$$

$$= \overline{(a \lor \overline{b}) \lor c}$$

$$= NOR_2(NOR_2(a, \overline{b}), c)$$



2. Aufbau eines pMOS-Transistors:



Selbstsperrender p-Kanal-MOSFET

5 P.

3. Unterschied zwischen n-Kanal- und einem p-Kanal-MOSFET:

Der Unterschied zwischen den beiden Transistortypen besteht in der gegensätzlichen Dotierung der jeweiligen Zonen der Transistoren. Beim p-Kanal-MOSFET sind Source und Drain p-dotiert (siehe Aufgabenteil 2).

n-Kanal-MOSFETs können eine logische Null gut und eine logische Eins schlecht durchschalten, bei p-Kanal-MOSFETs ist es umgekehrt. Daher werden n-Kanal-MOSFETs im n-Netz von CMOS-Schaltungen verwendet, um den Funktionswert Null durchzuschalten, und p-Kanal-MOSFETs im p-Netz, um den Funktionswert Eins durchzuschalten.

### Aufgabe 3 Laufzeiteffekte

(8 Punkte)

1. Totzeitmodell:



Abbildung 1: Totzeitmodell von h(d, c, b, a)

#### 2. KV-Diagramm:

h(d, c, b, a) a d 1 1 1 1 1 1

3. Realisierung, die frei von allen statischen Struktuhasards:

$$h(d, c, b, a) = da \vee \overline{c}b\overline{a} \vee dc\overline{b} \vee \mathbf{d}\overline{\mathbf{c}}\mathbf{b}$$

Begründung: Satz von Eichelberger.

Die Realisierung einer Schaltfunktion als die Disjunktion aller Primimplikanten ist frei von allen statischen Strukturhazards. Deshalb muss der in der angegeben Realisierung fehlende Primiplikant  $\mathbf{d}\,\overline{\mathbf{c}}\,\mathbf{b}$  aufgenommen werden.

2 P.

4 P.

### Aufgabe 4 Schaltwerke

(9 Punkte)

- Automatentyp: Mealy-Automat
   Begründung: die Ausgabe hängt sowohl vom Zustand als auch von der Eingabe ab.
- 2. Ansteuerfunktion:

2 P.

1 P.

$$t^{t} = (x \wedge q)^{t} \vee (\overline{x} \wedge \overline{q})^{t}$$
$$= x^{t} \leftrightarrow q^{t}$$

Zustandsübergangsgleichung:

$$\begin{split} q^{t+1} &= (q \wedge \overline{t})^t \vee (\overline{q} \wedge t)^t \\ &= q^t \overline{(x^t \leftrightarrow q^t)} \vee \overline{q}^t (x^t \leftrightarrow q^t) \\ &= q^t (x^t \overline{q}^t \vee \overline{x}^t q^t) \vee \overline{q}^t (x^t q^t \vee \overline{x}^t \overline{q}^t) \\ &= \overline{x}^t q^t \vee \overline{x}^t \overline{q}^t \\ &= \overline{x} \end{split}$$

Ausgabefunktion:

$$y^t = x^t q^t$$

3. Automatengraph des Schaltwerks: Kodierte Ablauftabelle:

1 P.



4. Automatengraph mit minimaler Anzahl Zustände:



3 P.

5. Zustandsübergangsgleichungen:

| $q_1^t$ | $q_0^t$ | $e^t$ | $q_1^{t+1}$ | $q_0^{t+1}$ |
|---------|---------|-------|-------------|-------------|
| 0       | 0       | 0     | 0           | 0           |
| 0       | 0       | 1     | 0           | 1           |
| 0       | 1       | 0     | 1           | 0           |
| 0       | 1       | 1     | 0           | 1           |
| 1       | 0       | 0     | 0           | 0           |
| 1       | 0       | 1     | 0           | 1           |
| 1       | 1       | 0     | _           | _           |
| 1       | 1       | 1     | _           | _           |

#### Aufgabe 5 Rechnerarithmetik

(8 Punkte)

1. Die Basen s und r:

$$1 \cdot r^1 + 4 = 1 \cdot s^2 + 3 \cdot s^1 + 2 \rightarrow r = s^2 + 3 \cdot s - 2$$

Es existieren unendlich viele Lösungen:

3 P.

1 P.

- 2. (a) 14 binären Stellen:  $2^{14} 1 = 2^{10} \cdot 2^4 1 = 1024 \cdot 16 1 = 16384 1 = 16383$ 
  - (b) 6 oktalen Stellen:  $8^6 1 = (2^3)^6 1 = 2^{18} 1 = 1024 \cdot 256 1 = 262143$
  - (c) 4 hexadezimalen Stellen:  $16^4 1 = 16^2 \cdot 16^2 1 = 256 \cdot 256 1 = 65535$
- 3. Ausnahmeregel für die Null im IEEE-754-Standard: Liegt an der Darstellung einer normalisierten Zahl, bei der die führende 1 nur implizit dargestellt wird. Auch wenn die Mantisse 0 ist, steht eine 1 vor dem Dezimalpunkt.

1 P.

4. Serieller Multiplizierer nach der PPS-Methode:



2 P.

## Aufgabe 6 Die Programmiersprache C

1. Implementierung addTwo(int \*array, int n):

(7 Punkte)

void addTwo(int \*array, int n)
{
 for(int i = 0; i < n; ++i)
 {
 \*(array+i) = \*(array+i) + 2;
 }
}

2. Implementierung calcSum(int \*array, int n):

 void calcSum(int \*array, int n)
{
 int sum = 0;
 for(int i = 0; i < n; ++i)
 {
 sum += \*(array+i);
 }
 \*array = sum;
}</pre>

3. Implementierung revArr(int \*array, int n):

```
void revArr(int *array, int n)
{
    int tmp;
    for(int i = 0; i < n/2; ++i)
    {
        tmp = *(array+i);
        *(array+i) = *(array+(n-1)-i);
        *(array+(n-1)-i) = tmp;
    }
}</pre>
```

#### Aufgabe 7 MIPS-Assembler

(10 Punkte)

1. MIPS steht für: Microprocessor without Interlocked Pipeline Stages

1 P.

2. Anzahl Bits für ein Befehlswort:

1 P.

Das MIPS-Befehlsformat sieht eine Breite von 32 Bit für ein Befehlswort vor.

3. Unterschied Maschinensprache und Assemblersprache:

2 P.

Maschinensprache ist eine Repräsentation von Anweisungen, die für einen Mikroprozessor unmittelbar verständlich sind.

Assemblersprache ist eine symbolische Repräsentation der Maschinensprache, die für den Menschen verständlich und anschaulich ist.

4. Die 2 niedrigstwertigen Bits einer Wortadresse haben den Wert 0.

1 P.

5. Laden von 0xF03D 0909 ins Register \$s0:

2 P.

```
lui $s0, 0xF03D # load upper immediate
ori $s0, 0x0909
```

oder auch

lui \$s0, 0xF03D addi \$s0, \$s0, 0x0909

6. Inhalte der Zielregister:

| Befehl                   | Zielregister = Wert | (z.B. \$s6 = 0x0000 F00A) |
|--------------------------|---------------------|---------------------------|
| ori \$s1, \$zero, 0x2021 | \$s1 = 0x0000 2021  |                           |
| sll \$s2, \$s1, 1        | \$s2 = 0x0000 4042  |                           |
| slti \$s3, \$s2, 0x4043  | \$s3 = 0x0000 0001  |                           |
| sub \$s4, \$s3, \$s2     | \$s4 = OxFFFF BFBF  |                           |

### Aufgabe 8 Pipelining

(13 Punkte)

1. Datenabhängigkeiten:

5 P.

• Echte Abhängigkeiten (True Dependence)

$$S_1 \to S_2 \ (\$t0)$$

$$S_2 \rightarrow S_3 \ (\$t1)$$
  
 $S_2 \rightarrow S_4 \ (\$t1)$ 

$$S_3 \to S_4 \ (\$t2)$$

• Gegenabhängigkeiten (Anti-Dependence):

$$S_1 \to S_2 \ (\$t1)$$

$$S_2 \rightarrow S_3 \ (\$t2)$$
  
 $S_1 \rightarrow S_3 \ (\$t2)$ 

$$S_2 \to S_4 \ (\$t0)$$

• Ausgabe-Abhängigkeiten (Output Dependence):

$$S_1 \rightarrow S_4 \ (\$t0)$$

2. Belegung der Register nach Ablauf des Programms und Zustand der Pipeline:

4 P.

| Takt | IF | DE | OF | EX | WB | \$t0 | \$t1 | \$t2 |
|------|----|----|----|----|----|------|------|------|
| 1    | S1 |    |    |    |    | 3    | 6    | 8    |
| 2    | S2 | S1 |    |    |    | 3    | 6    | 8    |
| 3    | S3 | S2 | S1 | _  |    | 3    | 6    | 8    |
| 4    | S4 | S3 | S2 | S1 | _  | 3    | 6    | 8    |
| 5    | _  | S4 | S3 | S2 | S1 | 14   | 6    | 8    |
| 6    | _  |    | S4 | S3 | S2 | 14   | -5   | 8    |
| 7    | _  |    | _  | S4 | S3 | 14   | -5   | 12   |
| 8    | _  |    | _  | _  | S4 | 48   | -5   | 12   |

Anzahl der Takte: 8 Takte

3. Belegung der Register bei sequentieller Bearbeitung des Programms:

| 1 | Р |
|---|---|
|   |   |

| \$t0 | \$t1 | \$t2 |
|------|------|------|
| 72   | 6    | 12   |

3 P.

4. Behebung der Pipelinekonflikte durch Einfügen von NOP-Befehlen:

S1: add \$t0, \$t1, \$t2
NOP
NOP
S2: sub \$t1, \$t0, \$t2
NOP
NOP
S3: add \$t2, \$t1, \$t1
NOP
NOP
S4: mul \$t0, \$t1, \$t2s

Anzahl der Takte: 14 Takte

### Aufgabe 9 Speicherbausteine

(7 Punkte)

1. Problem:

Immer größer werdende Lücke zwischen Verarbeitungsgeschwindigkeit von Prozessoren und Zugriffsgeschwindigkeit der DRAM-Speicherchips des Hauptspeichers.

2. Aufbau 1-Bit Speicherzelle eines statischen RAM-Bausteins (SRAM)::



3. Zugriffszeit (access time):

Die maximale Zeitdauer, die vom Anlegen einer Adresse an den Speicher bis zur Ausgabe der gewünschten Daten vergeht.

Zykluszeit (cycle time):

Die minimale Zeitdauer, die zwischen zwei aufeinanderfolgenden Aufschaltungen von Adressen auf den Speicher vergehen muss.

4. Magnetische Speicher in einer Speicherhierarchie: In der unteren Ebene (Speichermedien mit großer Kapazität)

3 P.

1 P.

1 P.

1 P.

### Aufgabe 10 Virtuelle Speicherverwaltung

(8 Punkte)

1. Unterteilung der virtuellen Adresse:

| 1 P. |
|------|

| 31 12                   | 11 0                 |
|-------------------------|----------------------|
| Virtuelle Seiten-Nummer | Byte-Nummer (Offset) |
| 20 Bit                  | 12 Bit               |

2. Physikalische Adressen:

4 P.

| 7       | /irtuelle    | Physikalische |                               |  |
|---------|--------------|---------------|-------------------------------|--|
| Adresse | Seitennummer | Seitennummer  | Adresse                       |  |
| 512     | 0            | 1             | $1 \cdot 4096 + 512 = 4608$   |  |
| 4095    | 0            | 1             | $1 \cdot 4096 + 4095 = 8191$  |  |
| 4097    | 1            | 3             | $3 \cdot 4096 + 1 = 12289$    |  |
| 4198    | 1            | 3             | $3 \cdot 4096 + 102 = 12390$  |  |
| 8191    | 1            | 3             | $3 \cdot 4096 + 4095 = 16383$ |  |
| 8192    | 2            | _             | page fault                    |  |
| 8400    | 2            | _             | page fault                    |  |
| 0       | 0            | 1             | $1 \cdot 4096 + 0 = 4096$     |  |

3. Eine Beschleunigung der Adressumsetzung durch den *TLB* wird erst beim zweiten Zugriff auf eine Seite und solange die entsprechenden Einträge aus dem Seitentabellen-Verzeichnis und der Seitentabelle aus dem TLB nicht verdrängt wurden erreicht.

1 P.

4. Breite des Tags:

2 P.

Seitengröße ist 4 Ki Byte  $\Rightarrow$  Byte-Offset ist 12 Bit breit.

Der Tag ist dann (n-12) Bits breit